差别

这里会显示出您选择的修订版和当前版本之间的差别。

到此差别页面的链接

后一修订版
前一修订版
上一修订版 两侧同时换到之后的修订记录
rp2040_ice40_max19713 [2022/05/24 14:41]
gongyu 创建
rp2040_ice40_max19713 [2022/06/06 11:56]
gongyu [4. 测试步骤]
行 3: 行 3:
 ### 1. 系统构成 ### 1. 系统构成
 {{drawio>​rp2040_up5k_max19713_block.png}} {{drawio>​rp2040_up5k_max19713_block.png}}
 +### 2. FPGA内部逻辑
 +{{drawio>​portableInstru_FPGA.png}}
  
-### 2. 应用场景+### 3. 应用场景
   * 高速DAC - 信号发生器   * 高速DAC - 信号发生器
   * 高速ADC - 数据采集、数字示波器   * 高速ADC - 数据采集、数字示波器
行 10: 行 12:
  
  
-### 3. 测试步骤 +### 4. 测试步骤 
-  - 高速DAC测试, 10bit、125MspsDAC模块 + 显示屏菜单控制 +  - UART通信实现ADC和DAC的功能 
-  - 高速ADC测试,10bit50Msps ADC块 + 240 * 240 显示屏波形显示 +    - 通过上位机能够读取FPGA内处理好的数据并将波形显示在上位机的图形化界面中,图形化界面可以在时间轴上缩放、前后移动,在幅度轴上能够调整刻度,能够自动适应 
-  - 绘制PCB - RP2040 + MAX19713 + 240*240 ​LCD显示屏+    通过上位机可以将任意波形(函数计算 - 正弦波、方波、三角波、锯齿波、斯脉冲白噪声等,参考M2K内置波形)发送到FPGA中,通过DDS生成拟波形 
 +  - 用RP2040/​LVGL界面实现上述功能 - 采集数据进行双通道波形显示 
 +  - 通过MIPI接口连接MIPI的显示LCD显示屏,将波形显示在LCD上