差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录 前一修订版 后一修订版 | 前一修订版 | ||
risc_v [2019/06/18 13:23] group003 |
risc_v [2020/01/08 21:55] (当前版本) group003 [基于FPGA与RISC-V的嵌入式系统设计] |
||
---|---|---|---|
行 2: | 行 2: | ||
--- | --- | ||
- | |||
- | {{ :eetreewechat.png?600 |}} <WRAP centeralign>**扫描二维码,关注微信公众号“电子森林”,可以在手机上查看本网站的所有文章** </WRAP> | ||
- | |||
RISC-V(发音为“risk-five”)是基于已建立的精简指令集计算机(RISC)原理的开源硬件指令集架构(ISA)。该项目于2010年在加州大学伯克利分校开始,但许多贡献者都是不隶属于该大学的志愿者。2019年3月,用户端的版本2.2的ISA固定下来,大多数软件开发者可以继续进行开发。 特许模式的ISA的草案版本1.10可以使用。 调试规范可用作草案版本0.13.1。 | RISC-V(发音为“risk-five”)是基于已建立的精简指令集计算机(RISC)原理的开源硬件指令集架构(ISA)。该项目于2010年在加州大学伯克利分校开始,但许多贡献者都是不隶属于该大学的志愿者。2019年3月,用户端的版本2.2的ISA固定下来,大多数软件开发者可以继续进行开发。 特许模式的ISA的草案版本1.10可以使用。 调试规范可用作草案版本0.13.1。 | ||
{{ :753px-risc-v-logo.png |}} | {{ :753px-risc-v-logo.png |}} | ||
行 225: | 行 222: | ||
===== RISC-V在中国 ===== | ===== RISC-V在中国 ===== | ||
[[RISC-V in China]] | [[RISC-V in China]] | ||
+ | ===== 基于FPGA与RISC-V的嵌入式系统设计 ===== | ||
+ | [[FPGA_RISC-V|基于FPGA与RISC-V的嵌入式系统设计]] |