差别
这里会显示出您选择的修订版和当前版本之间的差别。
两侧同时换到之前的修订记录 前一修订版 后一修订版 | 前一修订版 | ||
fpgadesigntools [2019/04/12 16:21] gongyu |
fpgadesigntools [2019/04/12 16:27] gongyu |
||
---|---|---|---|
行 6: | 行 6: | ||
以下就是这几个FPGA厂商的设计工具,以后会对这些工具做详细的资源汇总: | 以下就是这几个FPGA厂商的设计工具,以后会对这些工具做详细的资源汇总: | ||
+ | |||
#### FPGA设计 | #### FPGA设计 | ||
- [Quatus Prime](https://en.wikipedia.org/wiki/Altera_Quartus) - Intel/Altera | - [Quatus Prime](https://en.wikipedia.org/wiki/Altera_Quartus) - Intel/Altera | ||
+ | |||
- [[Diamond]] - Lattice Semi | - [[Diamond]] - Lattice Semi | ||
+ | |||
- [Vivado](https://en.wikipedia.org/wiki/Xilinx_Vivado) - Xilinx | - [Vivado](https://en.wikipedia.org/wiki/Xilinx_Vivado) - Xilinx | ||
+ | |||
- [ISE](https://en.wikipedia.org/wiki/Xilinx_ISE) - Xilinx | - [ISE](https://en.wikipedia.org/wiki/Xilinx_ISE) - Xilinx | ||
+ | |||
- [Active HDL](https://en.wikipedia.org/wiki/Aldec) - Aldec | - [Active HDL](https://en.wikipedia.org/wiki/Aldec) - Aldec | ||
+ | |||
- [Icarus Verilog](https://en.wikipedia.org/wiki/Icarus_Verilog),比较成熟的开源的Verilog综合工具 | - [Icarus Verilog](https://en.wikipedia.org/wiki/Icarus_Verilog),比较成熟的开源的Verilog综合工具 | ||
+ | |||
- [Verilator](https://en.wikipedia.org/wiki/Verilator),也是相对比较成熟且在开源届比较知名的Verilog综合工具 | - [Verilator](https://en.wikipedia.org/wiki/Verilator),也是相对比较成熟且在开源届比较知名的Verilog综合工具 | ||
+ | |||
+ | - [小脚丫FPGA在线编译工具](http://www.stepfpga.com) | ||
+ | |||
+ | {{ :stepwebide.png? |}} <WRAP centeralign>**小脚丫FPGA在线编译平台** </WRAP> | ||