电源拓扑及M2K的电源设计
收藏
分享
脑图
电源拓扑及M2K的电源设计
电子产品的供电
板上通过DC-DC提供给不同器件
供电
USB
电压5V
电流500mA
逻辑分析接口
3V3_D_LA
3V3_D
IO接口以及内部稳压器供电
3V3_A
AUX ADC/DAC
板上有1.8V 稳压器
1V8_D
数字内核电压
时钟电压
1V8_A
示波器前端
6V0_SC_A
-6V0_SC_A
6V0_SC_A
-6V0_SC_A
3V3_SC_A
4V0_A
-5V0_SC_A
3V3_SC_A
-3V3_SC_A
1V8_A
来自AD9963内部的稳压器,同接收端连接
信号源前端
3V3_AWG_A
-3V3_AWG_A
6V0_AWG_A
-6V0_AWG_A
基准和直流偏移
3V3_A
3V3_D
3V3_D
6V0_SC_A
6V0_AWG_A
用户电压源
6V0_USR_A
-3V3_A
3V3_A
-6V0_USR_A
反馈监测放大器AD8657
3V3_A
-3V3_A
时钟产生
20MHz时钟晶振
3V3_CLK_A
PLL ADF4360
3V3_CLK_A
USB接口
24MHz时钟
1V8_D
USB PHY - USB3320C
3V3_D
提供系统工作,并作为内部稳压器的输入源
1V8_D
由芯片内部稳压器产生
ZYNQ FPGA BANK501
1V8_D
QSPI
Flash MT25QU256
1V8_D
ZYNQ FPGA BANK500
1V8_D
ZYNQ时钟 - 33.333MHz
1V8_D
用户按键输入
1V8_D
DDR3
DDR3 MT41K256M16TW
1V35
TPS51206
1V8_D
VIN
ZYNQ DDR部分
1V35
ZYNQ的周边
ZYNQ BANK0
1V8_D
3V3_D
ZYNQ电压
1V8_D
VTTVREF
TP51206产生
VCCPLL
来自1V8_D
VCCPINT
用作处理器的内核电压1V0
JTAG
1V8_D
用户LED指示灯
VIN
ZYNQ FPGA与模拟前端连接的部分
BANK34/35
3V3_D
端口扩展ADP5589
3V3_D
对外提供的电源功能
电压范围
0 ~5V
0 ~ -5V
电流范围
50mA
可以关断
需要的电压
模拟器件
示波器
6V_SC_A
-6V_SC_A
-5V_SC_A
3V3_SC_A
-3V3_SC_A
信号源
6V_AWG_A
-6V_AWG_A
3V3_AWG_A
-3V3_AWG_A
提供给用户
6V_USR_A
-6V_USR_A
3V3_CLK_A
4V0_A
1.8V@2A
1.35V@2A
1.0V@2.5A
3.3V@1A
ADALM2000的电源拓扑
USB输入
VIN_5V_USB_POWER
USB_VBUS_OTG
VIN_5V_USB_DATA
数据连击的USB端口供电
得到VIN
VIN用作数字部分的输入
VIN经磁柱后为5V0_A用做模拟部分的输入
模拟部分 - 正电压
6V0_A
6V0_SC_A
6V0_AWG_A
6V0_USR_A
3V3_A
3V3_SC_A
3V3_AWG_A
3V3_CLK_A
4V0_A
模拟部分 - 负电压
-6V_0
-6V0_SC_A
-6V0_AWG_A
-6V0_USR_A
-3V3_A
-3V3_SC_A
-3V3_AWG_A
-5V0_SC_A
数字部分
1V8_D
1V35
1V0_D
VCCPINT
3V3_D
3V3_D_LA
评论
0 / 100
查看更多
硬禾发布
2023-05-08
711
ADALM2000
模拟电路设计
电源设计
硬禾服务号
关注最新动态
0512-67862536
info@eetree.cn
江苏省苏州市苏州工业园区新平街388号腾飞创新园A2幢815室
苏州硬禾信息科技有限公司
Copyright © 2023 苏州硬禾信息科技有限公司 All Rights Reserved 苏ICP备19040198号