电路城上发布的与FPGA/DSP相关的开发板和项目
收藏
分享
脑图
FPGA开发平台
Xilinx FPGA
Spartan
简介
简介
简介
简介
简介
Digilent 的 Basys3 是一款采用 Xilinx Artix 7 FPGA 架构的入门级 FPGA 板,专门用于 Vivado 设计套件。 Basys3 是广受欢迎的 Basys 入门级 FPGA 板系列的最新成员。 Basys3 具有所有 Basys 板的标准特性:全套现成的硬件、大量板载 I/O 设备、所有必要的 FPGA 支持电路和免费版开发工具,且全部以学生价格提供。
本项目分享的是赛灵思 Spartan-6 FPGA SP605 评估开发板全套学习资料,见附件下载SP605 评估开发板原理图和PCB源文件及SP605使用指南等,电路用candence软件打开。Spartan-6 FPGA SP605 评估套件不仅提供了灵活的系统设计环境,还提供了预验证参考设计以及如何利用高速串行收发器、PCI Express®、DVI 和/或 DDR3 等特性方面的实例。该套件包含行业标准 FMC(FPGA 夹层卡)连接器,能够根据特定应用和市场需求进行升级和定制。
Artix
简介
Zynq
Zynq FPGA开发板 千兆网 AD/DA
基于ZYNQ7020的设计 ,最小系统板,具有EMMC,两片DDR3,其他接口以接插件的形式留出,走线密度高,可以提供学习。
ZYBO (Zynq Board) 是一款基于 Z-7010 而构建的功能丰富入门级嵌入式即用型软件和数字电路开发平台。 具有板上存储器、视频与音频 I/O、双模 USB、以太网和 SD 插槽等丰富配置,无需添加任何硬件即可使您的设计运行就绪。此外,还提供五个 Pmod 连接器,便于对任何设计进行升级。 ZYBO 可用于设计各种复杂程度的系统,例如运行多个服务器串联应用的完整操作系统,或者用来控制 LED 的简单裸机程序。如需要操作系统,Digilent 可提供一种专门在 ZYBO 上运行的现成的 Linux 解决方案,以及相关技术文档,用于介绍如何对其进行最佳调节以适应您的目的要求。Xilinx 工具和 Linux 解决方案都无需附加费用即可与 ZYBO 搭配使用。
Virtex®-6 FPGA ML605 评估套件为那些需要高性能、串行连接功能和高级存储器接口的系统设计提供了开发环境。ML605 得到了预验证的参考设计和行业标准 FPGA 夹层连接器(FMC)的支持,能够利用子卡实现升级和定制。集成式工具有助于简化符合复杂设计要求的解决方案的创建。
Altera FPGA
Cyclone
简介
简介
简介
简介
简介
制作一个FPGA转接板,Fpga采用的核心芯片为EP4CE6E22C8,插在51开发板的DIP40座(或锁座)上,学习FPGA,给FPGA入门级学生使用。
iCore2是一款包含ARM / FPGA两大利器的双核心板。arm 和 FPGA 双核心, arm采用 stm32f103vet6, fpga 采用 ep4ce10f17, 板载 1M SRAM , 16M 32位 SDRAM , 尺寸很小,仅仅 5.5 x 6.3(银行卡的 2/3大小),具体指标请参考手册!。iCore2分别将ARM、FPGA作为主处理器和协处理器,通过并行总线将其有机结合在一起,完成并行事件处理,使其优势互补、协同工作,更能发挥嵌入式系统中两种不同核心器件的优势。
本产品是在立创EDA手画并经过硬件验证的FPGA最小系统板,集成了基本的功能如FPGAflash配置芯片,可以用m25p16替代epcs系列。
PCB板图
Altium Designer 设计的项目工程文件,包括原理图及PCB印制板图,可以用Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。
Altium Designer/protel 设计的项目工程文件,包括原理图及PCB印制板图,cpld设计逻辑源码,可以用Altium Designer(AD)软件打开或修改,已经制板在实际项目中使用,可作为你产品设计的参考。
Altera DE2-70开发板配套资料,已上传百度网盘,打开连接后可先行保存到自己的百度网盘,然后在自己的网盘客户端下下载。
ALTERA FPGA CYCLONE IVE EP4CE15F17C8 核心板,Altium Designer 设计的项目工程文件,包括原理图及PCB印制板图,可以用Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。
EP4CE622C8N核心板PCB工程,带测试程序,亲测可用,可直接打样
该设计资料分享的是某工程师打造的基于EP1C3T144 FPGA 系统板电路原理图和PCB工程文件,该EP1C3T144 FPGA 系统板具有详细的功能区域划分,主要由11个重要功能模块组成,如下:电源滤波、JTAG配置电路、AS配置电路、晶拨码电路、LED电路、滤波电容、用户扩展接口、按键电路、SRAM电路、EP1C3T144 FPGA 芯片。这一块实验板用的 EP1C3T144 的芯片,有3000LE 逻辑资源,另外还有13 条M4K RAM (共6.5Kbyte),另外还有还有一个数字锁相环。这些资源能够足够应付电子设计竞赛和日 常教学的需要,也可以作为初学者入门学习fpga 的工具。
Altera_CycloneIII_EP3C系列FPGA最小核心板,亲测可用,引脚全部引出。可支持EP3C5E144/EP3C10E144/EP3C16E144/EP3C25E144等片子,此类片子引脚完全兼容。核心板尺寸43mm*48mm,晶振50MHZ,电源采用USB供电,稳压芯片采用TI的tps7333供电,具有电路保护作用,一堆电阻电容,保证板子稳定性,采用JTAG下载,资料内容包括PCB,和原理图,以及3D预览图,及全部的库
MAX10
简介
简介
编程器
简介
Lattice FPGA
可编程逻辑的设计方法从根本上改变了现代数字电路的设计,不管是从最简单的与非门还是到最复杂的SoC。通过一句句硬件描述语言可编程逻辑器件FPGA帮我们实现了各种数字电路,这一切显得十分神奇又十分神秘。目前市场上有各种各样的FPGA开发板,它们不是功能太复杂,使用门槛太高就是核心芯片老旧,几乎要被淘汰。Step团队经过精心挑选,打造了小脚丫一代FPGA开发板,为大家提供一个非常酷,实用,且入门简单的学习开发平台。
DSP开发板
简介
简介
该DSP音频开发板该应用于音频DSP开发平台。硬件外围设备兼容Arduino和MIDI控制器功能。该兼容Arduino功能主要用于扩展DSP开发板的潜在功能应用。硬件部分采用NXP LPC4337作为DSP处理器,LPC4337同时具备内核Cortex -M4和Cortex-M0双核处理器。因此,该DSP开发板能够实时的处理音频信号,同时可以作为一个控制器。
Core4337是一款基于LPC4337JBD144为主控芯片的核心板。
附件内容分享的是DSP2407开发板,MINI2812开发板,MINI2812开发板等DSP资料下载,具体包括开发板原理图、测试软件、使用手册等。
TI DSP28335+FPGA原理图 调试过
FPGA应用
计时
这是关于如何使用VHDL和FPGA电路板(如Basys3 Atrix-7 Board)制作秒表的教程。秒表可以从00.00秒到99.99秒。它使用两个按钮,一个用于启动/停止按钮,另一个用于复位按钮。数字显示在电路板的七段显示器上,使用阳极和阴极。有三个不同的文件需要为了得到这个秒表工作。
本文件里包含了FPGA设计的频率计测量电路图和基于51单片机写的数据采集并通过LCD1602显示的程序代码,两者根据代码连接之后并能测量1HZ到100Mhz由信号源产生的频率,误差万分之一
信号产生
AD9850/AD9851模块是采用ADI应用最广泛的DDS(AD9850和AD9851)制作的模块。ADI的性能就不用多说了。模块主要参考AD9850和AD9851的资料做的
简介
简介
检测
针对啸叫的问题,本文设计了一种基于移频算法的啸叫抑制器。采用altera开发板DE2作为开发平台,主要由音频编解码器wm8731和cyclone ii系列的fpga组成,wm8731完成音频信号的采样与输出,与fpga之间通信采用iis模式传输音频信号。fpga中主要由两大部分组成,移频器模块和nios ii,移频器主要是基于weaver法的一个单边带调制器,对音频信号完成0~8Hz左右的移频来实现啸叫抑制的功能,移频数可调,nios ii中主要完成FFT检测频谱的功能,最后将啸叫频率点显示在LCD1602上。本系统在一定范围内较好的实现了啸叫检测与抑制的功能 。
简介
图像
将彩色图像转化为灰度的方法有两种,一个是令RGB三个分量的数值相等,输出后便可以得到灰度图像,另一种是转化为YCbCr格式,将Y分量提取出来,YCbCr格式中的Y分量表示的是图像的亮度和浓度所以只输出Y分量,得到的图像就是灰度图像了。我在这里选择第二种方法实现。使用Xilinx zynq开发板。
该核心板采用AlteraFPGA Ep4ce6e22c8n芯片,板上有核心板必要的基础电路,集成SDRAM,VGA接口,SD卡槽,可将照片数据,视频数据实时存储。
其它
简介
PCB板图
本开发板使用了TI的TMS320F2812 DSP芯片,集成度高、性能高的电机控制解决方案。32位定点高速数字处理器,最高工作频率150M。
板卡采用Xilinx的XC7A100T-2FGG676I系列FPGA,具有超微体积、低功耗的特点,内部有一个PCIE单元,最高支持4X 5Gbps。能够快速接入FC-AE网络,实现光纤总线终端的数据通讯。
本项目是用FPGA实现游戏VGA显示,有菜单切换。上下按键可进行菜单切换,选定后按中间按键进入。
评论
0 / 100
查看更多
硬禾发布
2019-10-17
2929
硬禾服务号
关注最新动态
0512-67862536
info@eetree.cn
江苏省苏州市苏州工业园区新平街388号腾飞创新园A2幢815室
苏州硬禾信息科技有限公司
Copyright © 2023 苏州硬禾信息科技有限公司 All Rights Reserved 苏ICP备19040198号